5 月 7 日消息,思科 Cisco 当地时间 6 日宣布推出其量子网络纠缠芯片原型,同日其量子实验室也于美国加利福尼亚州圣莫尼卡正式开业。
思科表示,目前的量子处理器所拥有的量子比特规模仅在三位数量级,而最积极的路线图也仅给出了到 2030 年实现四位数量子比特的展望,这与应用程序所需的数百万个量子比特间尚有一条鸿沟。
传统计算此前也曾面临过类似的问题,最终是通过网络基础设施将大量小型节点连接为一个分布式系统的方案取得了成功,而不是一台足够大规模的单体计算机。
思科认为量子计算也将遵循这一前例,大批量的量子处理器通过专用量子网络互联实现横向扩展将成为量子计算走向实际应用的必然选择。
思科的量子网络纠缠芯片原型由该企业同加州大学圣巴巴拉分校合作开发,通过一对纠缠光子间的量子隐形传态实现超高速连接。
该芯片利用了硅基 III-V 半导体波导中的自发四波混频效应,可在室温下作为小型化 PIC(注:光子集成电路)运行。此外其具备高达 99% 的保真度同时功耗低于 1mW,使用标准 1550nm 电信波长,能与现有光纤基础设施配合使用。
思科表示这一量子网络纠缠芯片原型在每个通道上每秒可产生超过 100 万对可用的纠缠光子,全芯片的纠缠光子产生速率则可达 2 亿对。
该内容转自IT之家
本文共 457 个字数,平均阅读时长 ≈ 2分钟
喜欢就支持一下吧
本站为个人博客,博客所发布的一切破解补丁、注册机和注册信息及软件的文章仅限用于学习和研究目的。
不得将上述内容用于商业或者非法用途,否则,一切后果请用户自负。
本站信息来自网络,版权争议与本站无关,您必须在下载后的24个小时之内从您的电脑中彻底删除上述内容。
访问和下载本站内容,说明您已同意上述条款。
本站不贩卖软件,所有内容不作为商业行为。如果有侵犯您的权益请点击“关于”联系WFXL,核实后会及时删除
版权属于:新闻发布
作品采用《署名-非商业性使用-相同方式共享 4.0 国际 (CC BY-NC-SA 4.0)》许可协议授权
评论 抢沙发